Παρακαλώ χρησιμοποιήστε αυτό το αναγνωριστικό για να παραπέμψετε ή να δημιουργήσετε σύνδεσμο προς αυτό το τεκμήριο: https://hdl.handle.net/123456789/146
Τύπος: Άρθρο σε επιστημονικό περιοδικό
Τίτλος: VADER: Voltage-Driven Netlist Pruning for cross-layer approximate arithmetic circuits
Συγγραφέας: [EL] Ζερβάκης, Γεώργιος[EN] Zervakis, Georgios
[EL] Κολιογεώργη, Κωνσταντίνα[EN] Koliogeorgi, Konstantina
[EL] Αναγνώστος, Δημήτριος[EN] Anagnostos, Dimitrios
[EL] Ζομπάκης, Νικόλαος[EN] Zompakis, Nikolaos
[EL] Σιώζιος, Κωνσταντίνος[EN] Siozios, Kostas
Ημερομηνία: Ιου-2019
Περίληψη: Leveraging the inherent error resilience of a large number of application domains, approximate computing is established as an efficient design alternative to improve their energy profile. In this brief, we design energy optimal cross-layer approximate arithmetic circuits by enabling the efficient application of voltage overscaling (VOS). Departing from the conventional approaches followed today, we introduce the voltage-driven functional approximation and present the VoltAge-Driven nEtlist pRuning (VADER) framework. VADER is an automated synthesis framework that can be seamlessly integrated in any hardware design flow and implements a voltage-driven gate-level netlist pruning. Experimental evaluation shows that VADER reduces the error of the VOS application by 52% on average and delivers on average designs with 34% higher energy savings compared to state-of-the-art approximate adders and multipliers.
Γλώσσα: Αγγλικά
Σελίδες: 5
DOI: 10.1109/TVLSI.2019.2900160
ISSN: 1063-8210
Θεματική κατηγορία: [EL] Άλλες Επιστήμες Μηχανικού και Τεχνολογίες[EN] Other Engineering and Technologies
Λέξεις-κλειδιά: Approximate computingarithmetic circuitscross-layer approximationnetlist pruningvoltage overscaling (VOS)
Κάτοχος πνευματικών δικαιωμάτων: © Copyright 2019 IEEE - All rights reserved
Ηλεκτρονική διεύθυνση του τεκμηρίου στον εκδότη: https://ieeexplore.ieee.org/document/8662776
Ηλεκτρονική διεύθυνση περιοδικού: https://ieeexplore.ieee.org/xpl/RecentIssue.jsp?punumber=92
Τίτλος πηγής δημοσίευσης: IEEE Transactions on Very Large Scale Integration (VLSI) Systems
Τεύχος: 6
Τόμος: 27
Σελίδες τεκμηρίου (στην πηγή): 1460-1464
Εμφανίζεται στις συλλογές:Ερευνητικές ομάδες

Αρχεία σε αυτό το τεκμήριο:
Αρχείο Περιγραφή ΣελίδεςΜέγεθοςΜορφότυποςΈκδοσηΆδεια 
08662776.pdf1.2 MBAdobe PDF-Δείτε/ανοίξτε